您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于VHDL语言的数字时钟设计

  2. 分为四个模块分别是分频器、计数置数器、扫描显示电路、转换电路 在max+plusII中进行编译即可
  3. 所属分类:专业指导

    • 发布日期:2008-11-11
    • 文件大小:2048
    • 提供者:jla1211
  1. 乒乓球游戏机的EDA设计

  2. 本设计制作了一个乒乓球游戏机。在设计中,系统开发平台为MAX+PLUSII,程序设计语言为VHDL。设计的乒乓球游戏机能够正确判断与显示乒乓球的位置,并能自动裁判和记分的装置。本课程设计了乒乓球游戏机程序并进行了程序仿真,从而实现一个完整的乒乓球游戏机。程序通过调试运行,初步实现了设计目标,可应用于实际的乒乓球游戏比赛中。本论文对系统的功能设计、实现流程及正确使用都做了详细的描述。
  3. 所属分类:嵌入式

    • 发布日期:2008-12-18
    • 文件大小:283648
    • 提供者:dhlgwxw
  1. 基于EDA的计算机组成原理实验

  2. 这是基于EDA的计算机组成原理实验,用max-plusII做的,层层深入,包括总线传输实验、数据通路实验、存储器设计、运算器设计、控制电路设计、还有一个总体模型机设计的maxplus原理图,装了maxplus就可以直接用了!
  3. 所属分类:专业指导

    • 发布日期:2009-02-21
    • 文件大小:3145728
    • 提供者:fxk2006
  1. 组成原理课程设计之十六位全加器

  2. 本课程设计关于十六位全加器,采用Max-plusII设计逻辑电路并且进行仿真。该课程设计压缩包里面除了拥有课程设计的所有报告文件外,还拥有由Max-plusII设计的各个部件的pdf。
  3. 所属分类:嵌入式

    • 发布日期:2009-03-13
    • 文件大小:392192
    • 提供者:antino
  1. 真序扩频通信系统的SYSTEMVIEW信真及其FPGA实现_发送端设计

  2. 扩频通信系统与常规的通信系统相比,具有很强的抗人为干扰,抗窄带干扰,抗多 径干扰的能力,并具有信息隐蔽、多址保密通信等特点。本论文主要讨论和实现了基于 FPGA的扩频通信系统的发送端部分。论文对扩频通信系统和FPGA设计方法进行了相关 研究,,用通信仿真软件SystemView对系统进行了仿真,并且用Altera公司的最新的 FPGA开发平台MAX+plusII实现了一个基带扩频通信系统的发送端部分,最后用软件 Protel99SE设计了相应的硬件电路。
  3. 所属分类:硬件开发

    • 发布日期:2009-03-13
    • 文件大小:1048576
    • 提供者:tony2512115
  1. 夏宇闻_Verilog数字逻辑设计

  2. 成功的逻辑电路设计人员必须深入理解基本概念,并熟练地掌握计算机辅助设计工具。本书很好地兼顾了基本概念的教学和计算机辅助工具的实际应用,着重介绍电路的综合并解释如何在实际的芯片上实现电路。书中通过许多例子来引入基本概念,这些例子涉及简单的电路设计,当中不但用手工的方法,也用现代的基于计算机辅助设计的方法来完成设计。本书使用的计算机辅助设计工具是当前流行的MAX+plusII软件,它能自动地把Verilog设计映射到复杂可编程逻辑器件(CPLD)和现场可编程门阵列(FPGA)中,而这两种器件是工业界
  3. 所属分类:硬件开发

    • 发布日期:2019-01-12
    • 文件大小:3145728
    • 提供者:null_95
  1. Altera_MAX_Plus_II_v10.2.rar

  2. max plus ii是一款专为PLD打造的开发编程软件,提供FPGA/CPLD开发集成环境,是世界上最大可编程逻辑器软件。在Max+plus ii上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,使设计者能方便地进行设计输入、快速处理和器件编程。max plus ii设计速度非常快。对于一般几千门的电路设计,使用MAX+PLUSII,从设计输入到器件编程完毕,用户拿到设计好的逻辑电路,大约只需几小时。设计处理一般在数分钟内内完成。特别是在原理
  3. 所属分类:硬件开发

    • 发布日期:2020-06-17
    • 文件大小:203423744
    • 提供者:a6752615
  1. 基于VHDL的2FSK调制解调器设计

  2. 在数字通信系统中,数字调制与解调技术占有非常重要的地位。文中介绍了FSK调制解调的基本原理,用VHDL语言实现了2FSK调制解调器的设计,整个系统设计在MAX+plusII开发平台上进行编译仿真,最后在EPM7032LC44-15目标芯片上实现。仿真结果表明此设计方案是可行的,系统具有较高的实用性和可靠性。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:84992
    • 提供者:weixin_38680475
  1. 基于Verilog HDL设计的自动数据采集系统

  2. 绍了一种采用硬件控制的自动数据采集系统的设计方法,包括数字系统自顶向下的设计思路、verilog hdl对系统硬件的描述和状态机的设计以及max+plusii开发软件的仿真。设计结果表明:该采集系统具有很高的实用价值,极大地提高了系统的信号处理能力。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:98304
    • 提供者:weixin_38747946
  1. 基于CPLD/FPGA的半整数分频器的设计实例

  2. 笔者利用VIDL硬件描述语言和原理图输入方式,通过MAX+plusII开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整数分频器电路的设计。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:139264
    • 提供者:weixin_38719564
  1. 基于FPGA/CPLD的半整数分频器设计及仿真

  2. 笔者利用VIDL硬件描述语言和原理图输入方式,通过MAX+plusII开发软件和ALTERA公司的FLEX系列EPF10K10LC84-4型FPGA方便地完成了半整数分频器电路的设计。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:156672
    • 提供者:weixin_38605967
  1. 单片机与DSP中的基于单片机的直接频率数字合成器的设计方案

  2. 摘要:本文提出了一种基于单片机的直接频率数字合成器的设计方案。方案采用单片机控制FPGA产生DDS信号输出频率范围为20Hz~20KHz,幅度为0.3V~5V,两路正交信号能够实现0o~359o的相位差,并通过MAX+plusII软件进行仿真验证。仿真结果表明,本方案可达到预定要求,具有较强的实用性。   1.引言   随着电子技术的发展,在现代电子产品的故障检测中,往往需要频率和幅度都能自动调节的正弦信号源,并且要求该信号源产生的信号频率稳定性好,转换速度快,具有调频、调幅和调相的功能。本
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:266240
    • 提供者:weixin_38638312
  1. 嵌入式单总线控制器设计

  2. 以数字式温度传感器DS1820为例,介绍了单总线器件的工作原理,详细分析了单总线器件的通信时序。微处理器与单总线器件通信时必须关闭中断,造成系统实时性差。对此提出了采用VHDL语言设计嵌入式单总线控制器的方法。给出了基于VHDL的嵌入式单总线控制器的软硬件设计及仿真波形。该控制器的功能已在MAX+plusII平台上仿真实现,能够产生DS1820的通信时序。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:225280
    • 提供者:weixin_38663526
  1. 基于FPGA的视频监测系统

  2. 以FPGA为核心芯片的视频监测系统,结合MAX+PLUSII介绍了用VHDL进行的FPGA设计,实现对视频信号的实时监测。详细描述了对图像静止的判断,并指出了在FPGA设计过程中应注意的问题。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:229376
    • 提供者:weixin_38599545
  1. 基于VHDL的2FSK调制解调器设计

  2. 在数字通信系统中,数字调制与解调技术占有非常重要的地位。文中介绍了FSK调制解调的基本原理,用VHDL语言实现了2FSK调制解调器的设计,整个系统设计在MAX+plusII开发平台上进行编译仿真,最后在EPM7032LC44-15目标芯片上实现。仿真结果表明此设计方案是可行的,系统具有较高的实用性和可靠性。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:205824
    • 提供者:weixin_38641876
  1. 一种基于CPLD的QDPSK调制解调电路设计

  2. 为了在CDMA系统中更好地应用QDPSK数字调制方式,在分析四相相对移相(QDPSK)信号调制解调原理的基础上,设计了一种QDPSK调制解调电路,它包括串并转换、差分编码、四相载波产生和选相、相干解调、差分译码和并串转换电路。在MAX+PLUSII软件平台上,进行了编译和波形仿真。综合后下载到复杂可编程逻辑器件EPM7128SLC84-15中,测试结果表明,调制电路能正确选相,解调电路输出数据与QDPSK调制输入数据完全一致,达到了预期的设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:312320
    • 提供者:weixin_38507121
  1. EDA/PLD中的基于VHDL的2FSK调制解调器设计

  2. 摘 要:在数字通信系统中,数字调制与解调技术占有非常重要的地位。文中介绍了FSK调制解调的基本原理,用VHDL语言实现了2FSK调制解调器的设计,整个系统设计在MAX+plusII开发平台上进行编译仿真,最后在EPM7032LC44-15目标芯片上实现。仿真结果表明此设计方案是可行的,系统具有较高的实用性和可靠性。   0 引言   在通信系统中,基带数字信号在远距离传输,特别是在有限带宽的高频信道如无线或光纤信道上传输时,必须对数字信号进行载波调制,这在日常生活和工业控制中被广泛采用。数字
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:384000
    • 提供者:weixin_38565003
  1. 嵌入式系统/ARM技术中的嵌入式单总线控制器设计

  2. 摘 要:以数字式温度传感器DS1820为例,介绍了单总线器件的工作原理,详细分析了单总线器件的通信时序。微处理器与单总线器件通信时必须关闭中断,造成系统实时性差。对此提出了采用VHDL语言设计嵌入式单总线控制器的方法。给出了基于VHDL的嵌入式单总线控制器的软硬件设计及仿真波形。该控制器的功能已在MAX+plusII平台上仿真实现,能够产生DS1820的通信时序。   DS1820是美国DALLAS公司生产的一种单总线(1-wire)数字温度传感器,采用1-wire总线通信协议。具有独特的单总
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:211968
    • 提供者:weixin_38680811
  1. EDA/PLD中的CPLD在信号滤波和抗干扰中的应用

  2. 摘 要: 滤波和抗干扰是任何智能仪器系统都必须考虑的问题。在传统的应用系统中,滤波部分往往要占用较多的软件资源和硬件资源。复杂可编程逻辑器件(CPLD)的出现,为解决这一问题开辟了新的途径,采用CPLD实现滤波是一种高效可靠的方法。介绍了利用MAX+PLUSII对CPLD编程来实现对传感器和按键信号滤波和抗干扰。该方法已在产品开发中获得了成功应用。关键词: 复杂可编程逻辑器件 滤波 抗干扰   1 滤波和抗干扰概述单片机应用系统的输入信号常含有种种噪声和干扰,它们来自被测信号源、传感
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:185344
    • 提供者:weixin_38642897
  1. EDA/PLD中的CPLD在高速数据采集系统中的应用

  2. 摘要:CPLD在高速数据采集系统中的应用。介绍了高速数据采集系统的整体框架,分析了其中的通用部分;ALTERA公司推出的MAX7000系列产品的特点及其开发软件MAX+PLUSII;根据高速数据采集系统的需要,以VHDL语言的形式介绍了由MAX7000系列产品构成的地址发生器、数据总线控制器和ISA总线接口,指出了在设计过程中要注意的问题。 关键词:CPLD 高速数据采集系统 ISA总线接口 CPLD是复杂的PLD,专指那些集成规模大于1000门以上的可编程逻辑器件。它由与阵列、或阵列、输入
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:126976
    • 提供者:weixin_38612648
« 1 2 3 4 56 »